#### Arquitectura de Computadores

# Instalación y uso de Mentor (Siemens EDA) ModelSim/QuestaSim

3º de grado en Ingeniería Informática y 3º de doble grado en Ing. Informática y Matemáticas

#### Generalidades



Advanced Simulation and Debugging

- Esta presentación describe el uso básico de QuestaSim/Modelsim
- Se tratan de entornos de simulación HDL (Hardware Description Languages) en varios lenguajes (VHDL, Verilog y SystemC) de Mentor Graphics (Ahora Siemens EDA).
- Questa/ModelSim se puede utilizar de forma independiente o junto con otras herramientas de diseño hardware como Intel Quartus, Xilinx ISE o Xilinx Vivado.
- La simulación se realiza mediante la interfaz gráfica (GUI- Graphical User Inteface) o automáticamente mediante scripts.

#### Generalidades

- En la EPS-UAM existen instalaciones de QuestaSim o Modelsim
  - Se trata de versiones completas que utilizan licencias desde un servidor y no pueden usarse fuera del entorno de la universidad
  - En las imágenes Linux de los laboratorio existe QuestaSim (recomendado)
  - En algunas imágenes Windows, existen instalaciones de ModelSim SE.
- Para trabajar desde casa:
  - Versión gratuita (ModelSim PE Student Edition) de Modelsim. De momento no está disponible.
  - Versión prueba provista por Intel, Microsemi o Lattice.
  - Máquina Virtual provista por la asignatura. Necesita VPN

#### Instalación de ModelSim Student Edition

1. Buscar en internet "modelsim student" o seguir el enlace

https://www.mentor.com/company/higher\_ed/modelsim-student-edition



#### ModelSim Altera/Microsemi/Lattice Edition

- Para usuarios avanzados. Versiones Linux y Windows.
- Licencia de prueba de algunos meses
- Ejemplo Intel (Antigua Altera):

https://www.intel.es/content/www/es/es/software/programmable/quartus-

prime/model-sim.html





### Uso Máquina Virtual con QuestaSim

- Se provee un máquina virtual VMWare
  - Debes tener instalado VMWare Player
- La MV es un Ubuntu 18.04 con QuestaSim instalado
  - Usurario Arqo, passw: arq2021
  - Es necesario usar la VPN
  - Se lanza desde línea de comandos



#### Recordatorio uso ModelSim o QuestaSim

• El flujo de trabajo es igual en ambos (al menos lo que se utilizará en arquitectura de ordenadores)

Se puede crear un proyecto, o usar script (recomendado

en arqo)

- Para iniciar Model/Questa
  - vsim en Linux Shell







## Ejecutar script

- Desde la consola de modelSim/Questa sim
- Ir a la carpeta donde está el script (extensión .do)
  - cd ruta\_a\_arq2021/arq\_ejerc\_xx/sim (o usar file-> change directory ...)
  - Asegurarse estar donde queremos (pwd)
- Ejecutar el script (comando "do")
  - do run\_sim\_arq.do

```
Cd D:/arq2020/arq0_pl/sim
QuestaSim> pwd
# D:/arq2020/arq0_pl/sim
QuestaSim> do runsim_arq.do

<No Design Loaded>

No Context>
```

```
Transcript

// OuestaSim> pwd

// home/arqo
pwd

// home/arqo
QuestaSim> cd /home/arqo/arqo2021/arq0_p1/sim
QuestaSim> pwd

// home/arqo/arqo2021/arq0_p1/sim
QuestaSim> pwd

// home/arqo/arqo2021/arq0_p1/sim
QuestaSim> do runsim_arq.do

Source Seccion 1905.

// OuestaSim> pwd

// home/arqo
// home/arqo/arqo2021/arq0_p1/sim
// OuestaSim> do runsim_arq.do

// No Design Loaded>

$MODEL_TECH/../vhdlopt_lib
```

# ¿Que hace el script?

run -all

```
# Script ModelSim para la simulacion del procesador Arq2019-2020
# Crear library, borrando cualquier compilacion previa:
if [file exists work] {vdel -lib work -all }
vlib work
# Compilar RTL:
vcom -work work -2002 -explicit -check synthesis ../rtl/reg bank.vhd
vcom -work work -2002 -explicit -check synthesis ../rtl/alu.vhd
vcom -work work -2002 -explicit -check synthesis ../rtl/alu control.vhd
vcom -work work -2002 -explicit -check synthesis ../rtl/control unit.vhd
vcom -work work -2002 -explicit -check synthesis ../rtl/processor.vhd
# Compilar testbench:
vcom -work work -2002 -explicit memory.vhd
vcom -work work -2002 -explicit processor tb.vhd
                                             set StdArithNoWarnings 0
```

- Borra compilación Previa
- Crea biblioteca work
- Compila los fuentes del procesador (vcom)
- Compila los fuentes del simulación (vcom)

- # Lanzar la simulacion, hast

# ¿Que hace el script?

```
# Script ModelSim para la simulacion del procesador Arq2019-2020
 Crear library, borrando cualquier compilacion previa:
                                       all }
                                              # Elaboracion:
                                              vsim -novopt -gINIT FILENAME INST="instrucciones"
                                       synthe
                                                   -gINIT FILENAME DATA="datos" -gN CYCLES=100 processor tb
                                       synthe
                                       synthe # Opcion para guardar todas las ondas:
                                       synthe log -r /*
                                       synthe
                                              # Mostrar las ondas:
    Elabora el diseño (lanza
                                              do wave arq.do
                                       vhd
    simulación) usando
                                              # Opcion del simulador para evitar warnings tipicos en tiempo 0 :
    processor_tb como top
                                              set StdArithNoWarnings 1

    - g para los generics del toplevel

                                              run 0 ns
                                              set StdArithNoWarnings 0
    Abre las formas de onda del
    archivo wave_arq.do
                                              # Lanzar la simulacion, hasta que pare sola:
    Simula hasta el final (run -all)
```

#### Visualizar más formas de ondas

 Seleccionar el elemento en la jerarquía de componentes, luego la(s) señales, botón derecho "add wave"



# Configurar vista y guardar para futuras simulaciones

- Mover, cambiar base (radix), formato (color), agregar separadores, etc.
- Guardar la forma de ondas
  - File -> "save format..." (ctrl+s)



 La próxima vez que se simule, se visualizarán los cambios en el formato

